對輸入信號處于采樣狀態(tài)。能完成這種功能的器件叫采樣/保持器。采樣/保持器在保持階段相當(dāng)于一個“模擬信號存儲器”。在模擬量輸出通道,為使輸出得到一個平滑的模擬信號,或?qū)Χ嗤ǖ肋M(jìn)行分時控制時,也常使用采樣/保持器。
1. 采樣/保持器的原理
采樣/保持器由存儲電容c,模擬開關(guān)s等組成,如圖1所示。
圖1 采樣/保持原理
2. 集成采樣/保持器
集成采樣/保持器的特點(diǎn)是:
(1)采樣速度快、精度高。
(2 下降速率慢。
下面以lf398為例,介紹集成采樣/保持器的原理。圖2為lf398的原理圖。其內(nèi)部由輸入緩沖級、輸出驅(qū)動級和控制電路三部分組成。
圖2lf398的原理圖
主要技術(shù)指標(biāo)有:
(1) 工作電壓: ±5~±18 v。
(2) 采樣時間: ≤10 μs。
(3) 可與ttl、pmos、cmos兼容。
(4) 當(dāng)保持電容為0.01μf時,典型保持步長為0.5 mv
(5) 低輸入漂移,保持狀態(tài)下輸入特性不變。
(6) 在采樣或保持狀態(tài)時高電源抑制。
圖3 lf398的外引腳圖
圖4 lf398的典型應(yīng)用圖