一、集成度高達(dá)20000門/片以上sram工藝實現(xiàn)邏輯函數(shù)的原理
1.配置用的sram存儲單元
2. 兩個sram控制的4/1數(shù)據(jù)選擇器(m1、m0為sram的配置輸出,a、b、c、d為4路輸入,z為輸出)函數(shù)發(fā)生器電路(由四個sram輸出控制二個變量的函數(shù)發(fā)生器)。
二、邏輯單元陣列l(wèi)ca的總體結(jié)構(gòu)
三、fpga器件的配置(編程)
因為sram編程工藝具有易失性,失電后fpga不具備某種功能,所以,上電時必須對fpga進(jìn)行配置,將編程信息裝載進(jìn)器件中。