時(shí)基集成電路內(nèi)部構(gòu)成框圖如下圖所示(以ttl型為例),它巧妙地將模擬電路和集成電路結(jié)合在一起,從而可以實(shí)現(xiàn)多種用途。
電阻r1~r3組成分壓網(wǎng)絡(luò),為a1,a2兩個(gè)電壓比較器提供2/3vcc和1/3vcc兩個(gè)基準(zhǔn)電壓。兩個(gè)電壓比較器的輸出分別作為r-s觸發(fā)器的置“0”信號(hào)和置“1”信號(hào)。輸出驅(qū)動(dòng)極和放電管vt受r-s觸發(fā)器控制。
時(shí)基集成電路的基本工作原理是:當(dāng)置“0”輸入端r電壓ur>=2/3vcc時(shí)(us>=1/3vcc),上限比較器a1輸出端為“1”,使r-s觸發(fā)器置“0”,電路輸出uo為“0”,放電管vt導(dǎo)通,放電端disc為“0”;
當(dāng)置“1”輸入端電壓us<=1/3vcc時(shí)(ur<=2/3vcc),下限比較器a2輸出為“1”,使r-s觸發(fā)器置“1”,電路輸出uo為“1”,放電管vt截止,放電端disc為“1”;
當(dāng)強(qiáng)制復(fù)位端為“0”時(shí),uo為“0”,disc為“0”。電路的邏輯真值表見下表。
根據(jù)以上基本原理,只要給時(shí)基集成電路配置上接法不一的外圍阻容元件等,便可構(gòu)成多諧振蕩器、單穩(wěn)態(tài)觸發(fā)器、雙穩(wěn)態(tài)觸發(fā)器和施密特觸發(fā)器等各種各樣的應(yīng)用電路。